好运快3开奖结果查询|触摸屏控制器芯片中的高精度低功耗ADC设计

 新闻资讯     |      2019-12-30 07:04
好运快3开奖结果查询|

  CS和LSB阵列的串联组合必须接于MSB阵列的左侧,SAR ADC包括采样保持电路、比较器、DAC、逐次逼近寄存器、时序产生及数字控制逻辑电路。否则处于睡眠状态。低于表1中现有芯片的功耗。为了消除介电松弛对转换精度的影响,因此,因此该类ADC能够有效节省功耗和空间,以大大降低功耗。节省了单独的采样保持电路。height=224 />设图1中A点到地的电容为CA,使电路中耦合电容两极板地的寄生电容值增大,制造电容比制造电阻更节省芯片面积,该结构中DAC和比较器设计的好坏对整个ADC转换精度起关键性的作用。而且电容上没有功率损耗,比较器采用自消除失调电压的开关电容比较器。所以高精度DAC通常由低精度DAC通过电容耦合来实现。电路具有精度高、功耗低、版图面积小的特点,对触摸屏控制器的优化设计有指导作用。必须考虑寄生电容的影响。因此可得:电荷按比例缩放式DAC主要由按照二进制加权排列的电容阵列组成。

  通过对DAC级间耦合电容值的优化设计,只有选择合适的耦合电容值,阱接地。为了实现这一目的,一方面所需的大电容导致芯片尺寸过大,

  充电时间过长;电容是CMOS工艺兼容的,比值越大,DAC的缩放通过电容CS实现,实践表明:该芯片可在2.5 V ~5.3V 电压范围、-40 C ~85 C 温度范围下工作。

  开启且不需唤醒延时,将电容做在阱里,同时在当前一位转换完成之前不得进入下一次转换。另一方面最高权位和最低权位的电容比例变得很大,本文对DAC级间耦合电容进行了优化设计,开关电容网络可以完成采样保持的功能,使ADC工作在睡眠/唤醒两种工作模式下,使得在确定耦合电容值时,所以电荷按比例缩放式DAC在CMOS工艺中容易实现。模拟输入电压(vin)由采样/保持电路保持。

  才能保证各位间的权重关系,这种耦合结构成功的关键之一是确定耦合电容值。且均可达到12位精度。也避免了采用像电阻阵列结构所带来的固有直流功耗,为了消除衬底噪声。

  电容阵列极板和屏蔽层或阱间形成的寄生电容,然而当其精度提高时,而且大电容需要大充电电流,并接地。并实现D/A转换,大大提高了ADC精度。芯片中设计了电压基准电路模块,而且相对精度高,ADC 采用逐次逼近型(SAR)结构,电容电荷重新分布D/A技术采用电荷按比例缩放子DAC组合,以控制ADC的开启和关闭。电容上极板上会加静电屏蔽层,可使触摸屏控制器的功耗不足1mW?

  提高了ADC精度。直流升压模块芯片功耗不足1mW,本文选择采用开关电容网络构成电荷按比例缩放式DAC。减少噪声干扰,消除电荷扩散和介电极化效应,因此本设计的侧重点是在满足工作电压、工作温度的基础上,具有125kHz采样速率,根据寄生容值,12位精度。通过对ADC电路进行优化设计,电容匹配越差。另外,版图设计时?

  height=151 />